jueves, 3 de septiembre de 2015

Laboratorio #4





















  Haner Lizandro Devia
              renah17@hotmail.com
    Oscar  Armando Abril
              oaade007@gmail.com
    José Antonio  Zamudio
josezamudio1982@gmail.com





Asignatura dirigida por:
                                      Ing.  José Eduin Culma Caviedes                                                                   
Descripción      o      repertorio      de      saberes      de      los      integrantes      del     grupo:

 Estudiantes de ingeniería electrónica de octavo semestre con conocimientos en programación básica (dos niveles C++), técnicos en ingeniería electrónica y tecnólogos en electrónica industrial, además de conocimientos en programación de pic’s con PIC C compiler y Atmega, una materia vista de diseño gráfico en la cual aprendimos funcionamiento básico de FPGA, tipos de arquitecturas digitales programables y manejo de códigos ABEL, VHDL Y VERILOG con sus respectivas estructuras.

Tema de interés para desarrollar aplicación: PRACTICA MEMORIA ROM CON DISPLAY 16 SEGMENTOS 

Laboratorio 4:



SCHEMATICS DE XILINX


IMAGEN DE LA IMPLEMENTACIÓN EN FPGA


Descripción del laboratorio: Se trabajó con base en lo visto en clase de como guardar en la memoria y asignar valores en la misma con el fin de poder representar un display de 16 segmentos los nombres de cada uno de los integrantes del grupo para esto se debe tomar parte de lo trabajado en los laboratorios anteriores en los cuales se había generado el contador, la memoria, el reloj, el conversor y el decodificador alfanumérico.

Se debe tener en cuenta que la memoria debe ser con una entrada de 6 bit. Luego de tener el código en VHDL se crea el esquemático en Xilinx y se asignan los puertos para la FPGA en el esquemático y  con blog de texto UCF, por último se compila el programa y se carga en la FPGA mediante el programa DIGILENT ADEPT y se corre en la FPGA.


VÍDEO IMPLEMENTACION EN LA FPGA





Laboratorio #3
















  Haner Lizandro Devia
              renah17@hotmail.com
    Oscar  Armando Abril
              oaade007@gmail.com
    José Antonio  Zamudio
josezamudio1982@gmail.com





Asignatura dirigida por:
                                      Ing.  José Eduin Culma Caviedes                                                                   
Descripción      o      repertorio      de      saberes      de      los      integrantes      del     grupo:

 Estudiantes de ingeniería electrónica de octavo semestre con conocimientos en programación básica (dos niveles C++), técnicos en ingeniería electrónica y tecnólogos en electrónica industrial, además de conocimientos en programación de pic’s con PIC C compiler y Atmega, una materia vista de diseño gráfico en la cual aprendimos funcionamiento básico de FPGA, tipos de arquitecturas digitales programables y manejo de códigos ABEL, VHDL Y VERILOG con sus respectivas estructuras.

Tema de interés para desarrollar aplicación: PRACTICA MEMORIA ROM

Laboratorio 3:




SCHEMATICS DE XILINX


IMAGEN DE LA IMPLEMENTACIÓN EN FPGA


Descripción del laboratorio: Se trabajó con base en lo visto en clase, es decir, con los códigos y programa explicado por el docente en los cuales se realiza un convertidor serie-paralelo  mediante una memoria por código la cual se le asignan las salidas que se deben representar en led’s de la FPGA en un espacio de memoria para cada número en binario que va a ser representado y que se activaran con el contador en la memoria y serán pasados al convertidor mediante otro bloque o módulo de código.

Luego de tener el código en VHDL se crea el esquemático en Xilinx y se asignan los puertos para la FPGA en el esquemático y  con blog de texto UCF, por último se compila el programa y se carga en la FPGA mediante el programa DIGILENT ADEPT y se corre en la FPGA. 

VÍDEO IMPLEMENTACIÓN  EN LA FPGA




martes, 1 de septiembre de 2015

Laboratorio # 2
















  Haner Lizandro Devia
              renah17@hotmail.com
    Oscar  Armando Abril
              oaade007@gmail.com
    José Antonio  Zamudio
josezamudio1982@gmail.com





Asignatura dirigida por:
                                                 Ing.  José Eduin Culma Caviedes                                                                   
Descripción      o      repertorio      de      saberes      de      los      integrantes      del     grupo:

 Estudiantes de ingeniería electrónica de octavo semestre con conocimientos en programación básica (dos niveles C++), técnicos en ingeniería electrónica y tecnólogos en electrónica industrial, además de conocimientos en programación de pic’s con PIC C compiler y Atmega, una materia vista de diseño gráfico en la cual aprendimos funcionamiento básico de FPGA, tipos de arquitecturas digitales programables y manejo de códigos ABEL, VHDL Y VERILOG con sus respectivas estructuras.

Tema de interés para desarrollar aplicación: CONVERSOR  DISPLAY  DE 16 SEGMENTOS

Laboratorio 2: 


SCHEMATICS DE XILINX


IMAGEN DE LA IMPLEMENTACIÓN EN FPGA



Descripción del laboratorio: Se inicia por realizar tabla de verdad de ABCDEF a 16 segmentos, es decir de 6 entradas para obtener los 6 bit  de las 49 combinaciones porque se necesita mostrar en el display todo el abecedario con los números del 0 al 9, preferiblemente realizar la tabla en Excel para mayor orden. Luego pasar la tabla de verdad  al programa BOOLE-DEUSTO, el cual fue descargado de internet, con el fin de generar el código en VHDL.

Luego de tener el código en VHDL creamos un proyecto en ISE desing suite y se agrega el código previamente creado en VHDL, se crea el esquemático en Xilinx en el cual se deben crear o formar el circuito con los flip-flop con el manejo de 6 bit y agregar el esquemático del código, es decir, el conversor para el display de 16 segmentos y luego se asignan los puertos para la FPGA de entrada y salida con blog de texto UCF, por último se compila el programa y se carga en la FPGA mediante el programa DIGILENT ADEPT y se corre en la FPGA



VÍDEO DE FUNCIONAMIENTO DE LA FPGA







Laboratorio #1





  Haner Lizandro Devia
              renah17@hotmail.com
    Oscar  Armando Abril
              oaade007@gmail.com
    José Antonio  Zamudio
josezamudio1982@gmail.com





Asignatura dirigida por:
                                      Ing.  José Eduin Culma Caviedes                                                                   
Descripción      o      repertorio      de      saberes      de      los      integrantes      del     grupo:

 Estudiantes de ingeniería electrónica de octavo semestre con conocimientos en programación básica (dos niveles C++), técnicos en ingeniería electrónica y tecnólogos en electrónica industrial, además de conocimientos en programación de pic’s con PIC C compiler y Atmega, una materia vista de diseño gráfico en la cual aprendimos funcionamiento básico de FPGA, tipos de arquitecturas digitales programables y manejo de códigos ABEL, VHDL Y VERILOG con sus respectivas estructuras.

Tema de interés para desarrollar aplicación: CONVERSOR  DE BCD  A 7 SEGMENTOS

Laboratorio 1: 


SCHEMATICS DE XILINX


IMAGEN DE LA IMPLEMENTACIÓN EN FPGA



Descripción del laboratorio: Se inicia por realizar tabla de verdad de BCD a 7 segmentos y luego pasar la tabla de verdad  al programa BOOLE-DEUSTO, el cual fue descargado de Internet, con el fin de generar el código en VHDL.
Luego de tener el código en VHDL creamos un proyecto en ISE desing suite y se agrega el código previamente creado en VHDL, se crea el esquemático en Xilinx y se asignan los puertos para la FPGA con bloc de texto UCF, por último se compila el programa y se carga en la FPGA mediante el programa DIGILENT ADEPT y se corre en la FPGA.

VÍDEO DE FUNCIONAMIENTO DE LA FPGA